Xilinx ICはプログラマーXCVU3P-2FFVC1517I 560入力/出力49260の実験室XCVU3P 40のトランシーバーを欠く
指定
製品特質 | 属性値 |
---|---|
Xilinx | |
製品カテゴリ: | FPGA -システム内プログラム可能なゲート・アレー |
XCVU3P | |
862050 LE | |
560入力/出力 | |
850 mV | |
850 mV | |
- 40 C | |
+ 100 C | |
32.75 Gb/s | |
40トランシーバー | |
SMD/SMT | |
FBGA-1517 | |
分散RAM: | 12 Mbit |
埋め込まれたブロックのRAM - EBR: | 25.3 Mbit |
論理配列のブロック-実験室の数: | 49260実験室 |
作動の供給電圧: | 850 mV |
製品タイプ: | FPGA -システム内プログラム可能なゲート・アレー |
記述
Xilinx® UltraScale™の建築は多数の革新的な科学技術の進歩を通して総パワー消費量を下げることの焦点とのシステム要件の広大なスペクトルに演説する高性能FPGA、MPSoCおよびRFSoC家族から成り立つ。Artix® UltraScale+ FPGAs:最も高い連続帯域幅および信号は処理する重大なネットワーキングの塗布、視野およびビデオのための費用最大限に活用された装置の密度を計算し結合性を保証した。
Kintex® UltraScale FPGAs:単一および次世代の積み重ねられたケイ素の結合(SSI)の技術を使用して価格性能比の焦点との高性能FPGAs。高いDSPおよび低価格の包装と結合されるRAMに論理の比率および次世代のトランシーバーを妨げるため機能および費用の最適ブレンドを可能にするため。
Kintex UltraScale+™ FPGAs:BOMのコストを削減する性能およびオン破片のUltraRAMの高められた記憶。高性能ペリフェラルおよび費用効果が大きいシステム実現の理想的な組合せ。
Kintex UltraScale+ FPGAsに必須のシステム パフォーマンスと最も小さい力の封筒間の最適のバランスを提供する多数の力の選択がある。Virtex® UltraScale FPGAs:高容量の、高性能FPGAsは単一および次世代SSIの技術を使用して可能になった。Virtex UltraScale装置最も高いシステム容量、帯域幅および性能およびさまざまなシステム レベル機能の統合によってアプリケ−ション使用要件をアドレス・キーの市場に達成するため。
Virtex UltraScale+ FPGAs:UltraScaleの建築で利用できる最も高いトランシーバーの帯域幅、最も高いDSPの計算および最も高いオン破片および内部パッケージの記憶。
またVirtex UltraScale+ FPGAs必要な間の最適のバランスを提供する多数の力の選択を提供するため
システム パフォーマンスおよび最も小さい力の封筒。Zynq® UltraScale+ MPSoCs:V8ベースのArm®を結合しなさい
Cortex®-A53腕の皮質R5F実時間プロセッサが付いている高性能エネルギー効率が良い64ビットのアプリケーション・プロセッサ
そして企業の最初プログラム可能なMPSoCsを作成するUltraScaleの建築。前例のない力の節約を提供しなさい、
異質処理、およびプログラム可能な加速。
Zynq® UltraScale+ RFSoCs:コンバインRFのデータ変換装置 サブシステムおよび先にindustry-leadingとエラー修正
プログラム可能な論理および異質工程能力。統合されたRF ADCs、RFDACsおよび柔らかい決定
FECs (SD-FEC)マルチバンドの、多重モードの細胞ラジオおよびケーブルの下部組織に提供するため主サブシステムを。
特徴
ほとんどのZynq UltraScale+ RFSoCsは多数の無線周波数を含んでいるRFのデータ変換装置 サブシステムを含んでいる、
アナログ・ディジタル変換器(RF ADCs)および多数の無線周波数のデジタル アナログ変換器(RFDACs)。
高精度、高速、力有効なRF ADCsおよびRFDACsまたはそれぞれ実質データのために形成することができる
ほとんどの場合実質および想像I/Qデータのための組で形成することができる。RF ADCsおよびRFDACsセクションを見なさい
Zynq UltraScale+ RFSoCsは解読し、符号化データのための非常に適用範囲が広く柔らかい決定FECのブロックを含んでいる
として信頼できなくか騒々しい通信チャネル上のデータ伝送の制御偏差への手段。SD-FEC
ブロックは低密度の奇偶検査(LDPC)を解読したり/符号化する支え、ターボは5G無線電信の使用、逆送のために解読する、
DOCSISおよびLTEの適用。
Zynq UltraScale+ MPSoCsおよびRFSoCsは二重中心の腕の皮質A53 (APU)の二重およびクォードの中心の変形を特色にする
腕の皮質R5F (RPU)の処理システム(PS)。ある装置はまた熱心な腕Mali™-400 MP2のグラフィックを含んでいる
演算処理装置(GPU)。
交換ガイド
船積み | 配達期間 |
内部在庫の部品のために、順序は3日に出荷するために推定される。出荷される、受渡し時間推定される下によって決まる あなたが選んだキャリア: |
出荷率 |
順序を確認した後、私達は商品の重量に基づいて郵送料を評価する |
|
出荷の選択 |
私達はDHL、Federal Express、明白なEMS、SFおよび登録されていた航空便の国際海運を提供する。 |
|
船積みの追跡 |
私達は追跡番号を用いる電子メールによって順序が出荷されれば知らせる。 |
|
戻ること 保証 |
戻ること |
リターンは普通郵送物の日付からの30日以内に完了されたとき受け入れられる。部品は未使用および元の包装にべきである。顧客は船積みのために任に当たらなければならない。 |
保証 |
Retechipのすべての購入は30日間のmoney-back帰りの方針と来る、この保証は欠陥が不適当な指示に、プロダクト修正続く、顧客による顧客のアセンブリ、失敗怠慢または不適当な操作によって引き起こされたあらゆる項目に適用しない |
|
命令 |
支払 |
T/T、PayPalのクレジット カードは査証、マスター、アメリカ人を含んでいる 明白。 |