記述
マイクロコントローラー e200z4 ホストプロセッサコアは,Power Architecture® テクノロジーで構築され,組み込みアプリケーションのために特別に設計されています.このコアはデジタル信号処理 (DSP) の指示をサポートする.
MPC5644Aは,命令キャッシュの8KBからなる2つのレベルのメモリ階層を有し,チップ内SRAMの192KBと内部フラッシュメモリの4MBがサポートされている.MPC5644Aには外部バスインターフェースが含まれています,また,フリースケール垂直校正システムを使用するときにのみアクセス可能な校正バス.
この文書は,MPC5644Aの特徴を記述し,デバイスの重要な電気的および物理的特徴を強調する.
MPC5644A マイクロコントローラ
データシート
• 150 MHz e200z4 パワーアーキテクチャコア
変形長指示符号化 (VLE)
2つの実行ユニットを持つ超スケール構造
周期あたり最大2つの整数または浮動小数点指示
サイクルあたり最大4回の増やし・累積操作
• 記憶 の 組織
4MBのオンチップフラッシュメモリ,ECCと読み書き (RWW)
スタンバイ機能 (32 KB) とECC付きの 192 KB のオンチップ SRAM
8KBの命令キャッシュ (行ロック付き) 2方向または4方向で設定できます
14 + 3 KB eTPU コードとデータ RAM
5 x 4 横バースイッチ (XBAR)
24入りのMMU
奴隷とマスターポートの外部バスインターフェース (EBI)
• 安全 保護 が 失敗 する
16入りのメモリ保護ユニット (MPU)
3つのサブモジュールを持つCRCユニット
交差点温度センサー
● 断断
設定可能な中断コントローラ (NMI付き)
64チャネルDMA
• シリアルチャンネル
3 x eSCI
3 x DSPI (そのうち2つは下流マイクロセカンドチャネル (MSC) をサポートする)
3 x FlexCAN 各 64 メッセージ
◎ 1 x FlexRay モジュール (V2.1) 双チャンネルまたは単チャンネルと128メッセージオブジェクトとECCで最大10Mbit/s
1 x eMIOS: 24 つの統一チャンネル
1 x eTPU2 (第 2 世代 eTPU)
32つの標準チャンネル
1 x 反応モジュール (チャネルごとに3つの出力を持つ6チャンネル)
• 2つの強化された並列アナログからデジタル変換器 (eQADC)
●40個の12ビット入力チャンネル (2つのADCでマルチプレックス);外部マルチプレックスで56チャンネルまで拡張可能
6つのコマンドキュー
トリガーとDMAのサポート
〜 688 ns 最低変換時間
• チップ上にあるBAM (ブートアシストモジュール) の CAN/SCI/FlexRay ブートストラップ・ローダー
• ネクサス
e200z4コアのためのクラス3+
eTPUのクラス1
JTAG (5ピン)
開発誘発セマフォール (DTS)
セマフォール (32ビット) の登録と識別登録
触発されたデータ取得プロトコルの一部として使用されます
外部ツールと通信するために使用されます
• 時計 の 生成
オンチップの440MHzメインオシレーター
オンチップのFMPLL (周波数調節相ロックループ)
• 最大120通用I/Oライン
単一の入力,出力,または特殊機能としてプログラム可能
プログラム可能な限界値 (ヒステレシス)
• 電力削減モード: ゆっくり,停止,待機モード
• 柔軟な供給制度
5V単電源と外部の弾筋
複数の外部電源: 5V,3.3V,1.2V
• パッケージ
176 LQFP
¥ 208 MAPBGA
324 TEPBGA
496ピンのCSP (校正ツールのみ)