テキサス・インスツルメントADC3564の低雑音の超低い力のアナログ・ディジタル変換器(ADC)は低い電力の消費のために設計されている14ビット125-MSPS ADCである。装置は-156dBFS/Hzの分光密度が優秀な直線性およびダイナミック レンジと結合した騒音を提供する。ADC3564は広い応用範囲のための装置に適するサポートを見本抽出していたら提供する。高速制御ループは1つの時計サイクル少し短い潜伏からの寄与する。ADCは125MSPSで137mWおよびより低いサンプリング レートとパワー消費量のスケールだけよく消費する。
テキサス・インスツルメントADC3564はデータを出力するのに連続LVDS (SLVDS)インターフェイスを使用する。この特徴はデジタルの数を相互に連結する最小にする。装置は半車線、1車線および両車線の選択を支える。装置は異なった速度の等級が付いているピンにピン多用性がある家族である。それは40-pin VQFNのパッケージ入って来、– 40からの+105Cに延長産業温度較差を支える。